1 (**************************************************************************)
4 (* ||A|| A project by Andrea Asperti *)
6 (* ||I|| Developers: *)
7 (* ||T|| The HELM team. *)
8 (* ||A|| http://helm.cs.unibo.it *)
10 (* \ / This file is distributed under the terms of the *)
11 (* v GNU General Public License Version 2 *)
13 (**************************************************************************)
15 (* ********************************************************************** *)
16 (* Progetto FreeScale *)
18 (* Sviluppato da: Ing. Cosimo Oliboni, oliboni@cs.unibo.it *)
19 (* Ultima modifica: 05/08/2009 *)
21 (* ********************************************************************** *)
23 include "num/word16.ma".
25 (* ********************************************** *)
26 (* MATTONI BASE PER DEFINIRE LE TABELLE DELLE MCU *)
27 (* ********************************************** *)
29 (* enumerazione delle ALU *)
30 ninductive mcu_type: Type ≝
36 ndefinition eq_mcutype ≝
39 [ HC05 ⇒ match m2 with [ HC05 ⇒ true | _ ⇒ false ]
40 | HC08 ⇒ match m2 with [ HC08 ⇒ true | _ ⇒ false ]
41 | HCS08 ⇒ match m2 with [ HCS08 ⇒ true | _ ⇒ false ]
42 | RS08 ⇒ match m2 with [ RS08 ⇒ true | _ ⇒ false ]
45 (* enumerazione delle modalita' di indirizzamento = caricamento degli operandi *)
46 ninductive instr_mode: Type ≝
47 (* INHERENT = nessun operando *)
49 (* INHERENT = nessun operando (A implicito) *)
50 | MODE_INHA : instr_mode
51 (* INHERENT = nessun operando (X implicito) *)
52 | MODE_INHX : instr_mode
53 (* INHERENT = nessun operando (H implicito) *)
54 | MODE_INHH : instr_mode
56 (* INHERENT_ADDRESS = nessun operando (HX implicito) *)
57 | MODE_INHX0ADD : instr_mode
58 (* INHERENT_ADDRESS = nessun operando (HX implicito+0x00bb) *)
59 | MODE_INHX1ADD : instr_mode
60 (* INHERENT_ADDRESS = nessun operando (HX implicito+0xwwww) *)
61 | MODE_INHX2ADD : instr_mode
63 (* IMMEDIATE = operando valore immediato byte = 0xbb *)
64 | MODE_IMM1 : instr_mode
65 (* IMMEDIATE_EXT = operando valore immediato byte = 0xbb -> esteso a word *)
66 | MODE_IMM1EXT : instr_mode
67 (* IMMEDIATE = operando valore immediato word = 0xwwww *)
68 | MODE_IMM2 : instr_mode
69 (* DIRECT = operando offset byte = [0x00bb] *)
70 | MODE_DIR1 : instr_mode
71 (* DIRECT = operando offset word = [0xwwww] *)
72 | MODE_DIR2 : instr_mode
73 (* INDEXED = nessun operando (implicito [X] *)
74 | MODE_IX0 : instr_mode
75 (* INDEXED = operando offset relativo byte = [X+0x00bb] *)
76 | MODE_IX1 : instr_mode
77 (* INDEXED = operando offset relativo word = [X+0xwwww] *)
78 | MODE_IX2 : instr_mode
79 (* INDEXED = operando offset relativo byte = [SP+0x00bb] *)
80 | MODE_SP1 : instr_mode
81 (* INDEXED = operando offset relativo word = [SP+0xwwww] *)
82 | MODE_SP2 : instr_mode
84 (* DIRECT → DIRECT = carica da diretto/scrive su diretto *)
85 | MODE_DIR1_to_DIR1 : instr_mode
86 (* IMMEDIATE → DIRECT = carica da immediato/scrive su diretto *)
87 | MODE_IMM1_to_DIR1 : instr_mode
88 (* INDEXED++ → DIRECT = carica da [X]/scrive su diretto/H:X++ *)
89 | MODE_IX0p_to_DIR1 : instr_mode
90 (* DIRECT → INDEXED++ = carica da diretto/scrive su [X]/H:X++ *)
91 | MODE_DIR1_to_IX0p : instr_mode
93 (* INHERENT(A) + IMMEDIATE *)
94 | MODE_INHA_and_IMM1 : instr_mode
95 (* INHERENT(X) + IMMEDIATE *)
96 | MODE_INHX_and_IMM1 : instr_mode
97 (* IMMEDIATE + IMMEDIATE *)
98 | MODE_IMM1_and_IMM1 : instr_mode
99 (* DIRECT + IMMEDIATE *)
100 | MODE_DIR1_and_IMM1 : instr_mode
101 (* INDEXED + IMMEDIATE *)
102 | MODE_IX0_and_IMM1 : instr_mode
103 (* INDEXED++ + IMMEDIATE *)
104 | MODE_IX0p_and_IMM1 : instr_mode
105 (* INDEXED + IMMEDIATE *)
106 | MODE_IX1_and_IMM1 : instr_mode
107 (* INDEXED++ + IMMEDIATE *)
108 | MODE_IX1p_and_IMM1 : instr_mode
109 (* INDEXED + IMMEDIATE *)
110 | MODE_SP1_and_IMM1 : instr_mode
112 (* DIRECT(mTNY) = operando offset byte(maschera scrittura implicita 3 bit) *)
113 (* ex: DIR3 e' carica b, scrivi b con n-simo bit modificato *)
114 | MODE_DIRn : oct → instr_mode
115 (* DIRECT(mTNY) + IMMEDIATE = operando offset byte(maschera lettura implicita 3 bit) *)
116 (* + operando valore immediato byte *)
117 (* ex: DIR2_and_IMM1 e' carica b, carica imm, restituisci n-simo bit di b + imm *)
118 | MODE_DIRn_and_IMM1 : oct → instr_mode
119 (* TINY = nessun operando (diretto implicito 4bit = [0x00000000:0000iiii]) *)
120 | MODE_TNY : exadecim → instr_mode
121 (* SHORT = nessun operando (diretto implicito 5bit = [0x00000000:000iiiii]) *)
122 | MODE_SRT : bitrigesim → instr_mode
128 [ MODE_INH ⇒ match i2 with [ MODE_INH ⇒ true | _ ⇒ false ]
129 | MODE_INHA ⇒ match i2 with [ MODE_INHA ⇒ true | _ ⇒ false ]
130 | MODE_INHX ⇒ match i2 with [ MODE_INHX ⇒ true | _ ⇒ false ]
131 | MODE_INHH ⇒ match i2 with [ MODE_INHH ⇒ true | _ ⇒ false ]
132 | MODE_INHX0ADD ⇒ match i2 with [ MODE_INHX0ADD ⇒ true | _ ⇒ false ]
133 | MODE_INHX1ADD ⇒ match i2 with [ MODE_INHX1ADD ⇒ true | _ ⇒ false ]
134 | MODE_INHX2ADD ⇒ match i2 with [ MODE_INHX2ADD ⇒ true | _ ⇒ false ]
135 | MODE_IMM1 ⇒ match i2 with [ MODE_IMM1 ⇒ true | _ ⇒ false ]
136 | MODE_IMM1EXT ⇒ match i2 with [ MODE_IMM1EXT ⇒ true | _ ⇒ false ]
137 | MODE_IMM2 ⇒ match i2 with [ MODE_IMM2 ⇒ true | _ ⇒ false ]
138 | MODE_DIR1 ⇒ match i2 with [ MODE_DIR1 ⇒ true | _ ⇒ false ]
139 | MODE_DIR2 ⇒ match i2 with [ MODE_DIR2 ⇒ true | _ ⇒ false ]
140 | MODE_IX0 ⇒ match i2 with [ MODE_IX0 ⇒ true | _ ⇒ false ]
141 | MODE_IX1 ⇒ match i2 with [ MODE_IX1 ⇒ true | _ ⇒ false ]
142 | MODE_IX2 ⇒ match i2 with [ MODE_IX2 ⇒ true | _ ⇒ false ]
143 | MODE_SP1 ⇒ match i2 with [ MODE_SP1 ⇒ true | _ ⇒ false ]
144 | MODE_SP2 ⇒ match i2 with [ MODE_SP2 ⇒ true | _ ⇒ false ]
145 | MODE_DIR1_to_DIR1 ⇒ match i2 with [ MODE_DIR1_to_DIR1 ⇒ true | _ ⇒ false ]
146 | MODE_IMM1_to_DIR1 ⇒ match i2 with [ MODE_IMM1_to_DIR1 ⇒ true | _ ⇒ false ]
147 | MODE_IX0p_to_DIR1 ⇒ match i2 with [ MODE_IX0p_to_DIR1 ⇒ true | _ ⇒ false ]
148 | MODE_DIR1_to_IX0p ⇒ match i2 with [ MODE_DIR1_to_IX0p ⇒ true | _ ⇒ false ]
149 | MODE_INHA_and_IMM1 ⇒ match i2 with [ MODE_INHA_and_IMM1 ⇒ true | _ ⇒ false ]
150 | MODE_INHX_and_IMM1 ⇒ match i2 with [ MODE_INHX_and_IMM1 ⇒ true | _ ⇒ false ]
151 | MODE_IMM1_and_IMM1 ⇒ match i2 with [ MODE_IMM1_and_IMM1 ⇒ true | _ ⇒ false ]
152 | MODE_DIR1_and_IMM1 ⇒ match i2 with [ MODE_DIR1_and_IMM1 ⇒ true | _ ⇒ false ]
153 | MODE_IX0_and_IMM1 ⇒ match i2 with [ MODE_IX0_and_IMM1 ⇒ true | _ ⇒ false ]
154 | MODE_IX0p_and_IMM1 ⇒ match i2 with [ MODE_IX0p_and_IMM1 ⇒ true | _ ⇒ false ]
155 | MODE_IX1_and_IMM1 ⇒ match i2 with [ MODE_IX1_and_IMM1 ⇒ true | _ ⇒ false ]
156 | MODE_IX1p_and_IMM1 ⇒ match i2 with [ MODE_IX1p_and_IMM1 ⇒ true | _ ⇒ false ]
157 | MODE_SP1_and_IMM1 ⇒ match i2 with [ MODE_SP1_and_IMM1 ⇒ true | _ ⇒ false ]
158 | MODE_DIRn n1 ⇒ match i2 with [ MODE_DIRn n2 ⇒ eq_oct n1 n2 | _ ⇒ false ]
159 | MODE_DIRn_and_IMM1 n1 ⇒ match i2 with [ MODE_DIRn_and_IMM1 n2 ⇒ eq_oct n1 n2 | _ ⇒ false ]
160 | MODE_TNY e1 ⇒ match i2 with [ MODE_TNY e2 ⇒ eq_ex e1 e2 | _ ⇒ false ]
161 | MODE_SRT t1 ⇒ match i2 with [ MODE_SRT t2 ⇒ eq_bit t1 t2 | _ ⇒ false ]
164 (* enumerazione delle istruzioni di tutte le ALU *)
165 ninductive opcode: Type ≝
166 ADC : opcode (* add with carry *)
167 | ADD : opcode (* add *)
168 | AIS : opcode (* add immediate to SP *)
169 | AIX : opcode (* add immediate to X *)
170 | AND : opcode (* and *)
171 | ASL : opcode (* aritmetic shift left *)
172 | ASR : opcode (* aritmetic shift right *)
173 | BCC : opcode (* branch if C=0 *)
174 | BCLRn : opcode (* clear bit n *)
175 | BCS : opcode (* branch if C=1 *)
176 | BEQ : opcode (* branch if Z=1 *)
177 | BGE : opcode (* branch if N⊙V=0 (great or equal) *)
178 | BGND : opcode (* !!background mode!! *)
179 | BGT : opcode (* branch if Z|N⊙V=0 clear (great) *)
180 | BHCC : opcode (* branch if H=0 *)
181 | BHCS : opcode (* branch if H=1 *)
182 | BHI : opcode (* branch if C|Z=0, (higher) *)
183 | BIH : opcode (* branch if nIRQ=1 *)
184 | BIL : opcode (* branch if nIRQ=0 *)
185 | BIT : opcode (* flag = and (bit test) *)
186 | BLE : opcode (* branch if Z|N⊙V=1 (less or equal) *)
187 | BLS : opcode (* branch if C|Z=1 (lower or same) *)
188 | BLT : opcode (* branch if N⊙1=1 (less) *)
189 | BMC : opcode (* branch if I=0 (interrupt mask clear) *)
190 | BMI : opcode (* branch if N=1 (minus) *)
191 | BMS : opcode (* branch if I=1 (interrupt mask set) *)
192 | BNE : opcode (* branch if Z=0 *)
193 | BPL : opcode (* branch if N=0 (plus) *)
194 | BRA : opcode (* branch always *)
195 | BRCLRn : opcode (* branch if bit n clear *)
196 | BRN : opcode (* branch never (nop) *)
197 | BRSETn : opcode (* branch if bit n set *)
198 | BSETn : opcode (* set bit n *)
199 | BSR : opcode (* branch to subroutine *)
200 | CBEQA : opcode (* compare (A) and BEQ *)
201 | CBEQX : opcode (* compare (X) and BEQ *)
202 | CLC : opcode (* C=0 *)
203 | CLI : opcode (* I=0 *)
204 | CLR : opcode (* operand=0 *)
205 | CMP : opcode (* flag = sub (compare A) *)
206 | COM : opcode (* not (1 complement) *)
207 | CPHX : opcode (* flag = sub (compare H:X) *)
208 | CPX : opcode (* flag = sub (compare X) *)
209 | DAA : opcode (* decimal adjust A *)
210 | DBNZ : opcode (* dec and BNE *)
211 | DEC : opcode (* operand=operand-1 (decrement) *)
212 | DIV : opcode (* div *)
213 | EOR : opcode (* xor *)
214 | INC : opcode (* operand=operand+1 (increment) *)
215 | JMP : opcode (* jmp word [operand] *)
216 | JSR : opcode (* jmp to subroutine *)
217 | LDA : opcode (* load in A *)
218 | LDHX : opcode (* load in H:X *)
219 | LDX : opcode (* load in X *)
220 | LSR : opcode (* logical shift right *)
221 | MOV : opcode (* move *)
222 | MUL : opcode (* mul *)
223 | NEG : opcode (* neg (2 complement) *)
224 | NOP : opcode (* nop *)
225 | NSA : opcode (* nibble swap A (al:ah <- ah:al) *)
226 | ORA : opcode (* or *)
227 | PSHA : opcode (* push A *)
228 | PSHH : opcode (* push H *)
229 | PSHX : opcode (* push X *)
230 | PULA : opcode (* pop A *)
231 | PULH : opcode (* pop H *)
232 | PULX : opcode (* pop X *)
233 | ROL : opcode (* rotate left *)
234 | ROR : opcode (* rotate right *)
235 | RSP : opcode (* reset SP (0x00FF) *)
236 | RTI : opcode (* return from interrupt *)
237 | RTS : opcode (* return from subroutine *)
238 | SBC : opcode (* sub with carry*)
239 | SEC : opcode (* C=1 *)
240 | SEI : opcode (* I=1 *)
241 | SHA : opcode (* swap spc_high,A *)
242 | SLA : opcode (* swap spc_low,A *)
243 | STA : opcode (* store from A *)
244 | STHX : opcode (* store from H:X *)
245 | STOP : opcode (* !!stop mode!! *)
246 | STX : opcode (* store from X *)
247 | SUB : opcode (* sub *)
248 | SWI : opcode (* software interrupt *)
249 | TAP : opcode (* flag=A (transfer A to process status byte *)
250 | TAX : opcode (* X=A (transfer A to X) *)
251 | TPA : opcode (* A=flag (transfer process status byte to A) *)
252 | TST : opcode (* flag = sub (test) *)
253 | TSX : opcode (* X:H=SP (transfer SP to H:X) *)
254 | TXA : opcode (* A=X (transfer X to A) *)
255 | TXS : opcode (* SP=X:H (transfer H:X to SP) *)
256 | WAIT : opcode (* !!wait mode!! *)
262 [ ADC ⇒ match op2 with [ ADC ⇒ true | _ ⇒ false ] | ADD ⇒ match op2 with [ ADD ⇒ true | _ ⇒ false ]
263 | AIS ⇒ match op2 with [ AIS ⇒ true | _ ⇒ false ] | AIX ⇒ match op2 with [ AIX ⇒ true | _ ⇒ false ]
264 | AND ⇒ match op2 with [ AND ⇒ true | _ ⇒ false ] | ASL ⇒ match op2 with [ ASL ⇒ true | _ ⇒ false ]
265 | ASR ⇒ match op2 with [ ASR ⇒ true | _ ⇒ false ] | BCC ⇒ match op2 with [ BCC ⇒ true | _ ⇒ false ]
266 | BCLRn ⇒ match op2 with [ BCLRn ⇒ true | _ ⇒ false ] | BCS ⇒ match op2 with [ BCS ⇒ true | _ ⇒ false ]
267 | BEQ ⇒ match op2 with [ BEQ ⇒ true | _ ⇒ false ] | BGE ⇒ match op2 with [ BGE ⇒ true | _ ⇒ false ]
268 | BGND ⇒ match op2 with [ BGND ⇒ true | _ ⇒ false ] | BGT ⇒ match op2 with [ BGT ⇒ true | _ ⇒ false ]
269 | BHCC ⇒ match op2 with [ BHCC ⇒ true | _ ⇒ false ] | BHCS ⇒ match op2 with [ BHCS ⇒ true | _ ⇒ false ]
270 | BHI ⇒ match op2 with [ BHI ⇒ true | _ ⇒ false ] | BIH ⇒ match op2 with [ BIH ⇒ true | _ ⇒ false ]
271 | BIL ⇒ match op2 with [ BIL ⇒ true | _ ⇒ false ] | BIT ⇒ match op2 with [ BIT ⇒ true | _ ⇒ false ]
272 | BLE ⇒ match op2 with [ BLE ⇒ true | _ ⇒ false ] | BLS ⇒ match op2 with [ BLS ⇒ true | _ ⇒ false ]
273 | BLT ⇒ match op2 with [ BLT ⇒ true | _ ⇒ false ] | BMC ⇒ match op2 with [ BMC ⇒ true | _ ⇒ false ]
274 | BMI ⇒ match op2 with [ BMI ⇒ true | _ ⇒ false ] | BMS ⇒ match op2 with [ BMS ⇒ true | _ ⇒ false ]
275 | BNE ⇒ match op2 with [ BNE ⇒ true | _ ⇒ false ] | BPL ⇒ match op2 with [ BPL ⇒ true | _ ⇒ false ]
276 | BRA ⇒ match op2 with [ BRA ⇒ true | _ ⇒ false ] | BRCLRn ⇒ match op2 with [ BRCLRn ⇒ true | _ ⇒ false ]
277 | BRN ⇒ match op2 with [ BRN ⇒ true | _ ⇒ false ] | BRSETn ⇒ match op2 with [ BRSETn ⇒ true | _ ⇒ false ]
278 | BSETn ⇒ match op2 with [ BSETn ⇒ true | _ ⇒ false ] | BSR ⇒ match op2 with [ BSR ⇒ true | _ ⇒ false ]
279 | CBEQA ⇒ match op2 with [ CBEQA ⇒ true | _ ⇒ false ] | CBEQX ⇒ match op2 with [ CBEQX ⇒ true | _ ⇒ false ]
280 | CLC ⇒ match op2 with [ CLC ⇒ true | _ ⇒ false ] | CLI ⇒ match op2 with [ CLI ⇒ true | _ ⇒ false ]
281 | CLR ⇒ match op2 with [ CLR ⇒ true | _ ⇒ false ] | CMP ⇒ match op2 with [ CMP ⇒ true | _ ⇒ false ]
282 | COM ⇒ match op2 with [ COM ⇒ true | _ ⇒ false ] | CPHX ⇒ match op2 with [ CPHX ⇒ true | _ ⇒ false ]
283 | CPX ⇒ match op2 with [ CPX ⇒ true | _ ⇒ false ] | DAA ⇒ match op2 with [ DAA ⇒ true | _ ⇒ false ]
284 | DBNZ ⇒ match op2 with [ DBNZ ⇒ true | _ ⇒ false ] | DEC ⇒ match op2 with [ DEC ⇒ true | _ ⇒ false ]
285 | DIV ⇒ match op2 with [ DIV ⇒ true | _ ⇒ false ] | EOR ⇒ match op2 with [ EOR ⇒ true | _ ⇒ false ]
286 | INC ⇒ match op2 with [ INC ⇒ true | _ ⇒ false ] | JMP ⇒ match op2 with [ JMP ⇒ true | _ ⇒ false ]
287 | JSR ⇒ match op2 with [ JSR ⇒ true | _ ⇒ false ] | LDA ⇒ match op2 with [ LDA ⇒ true | _ ⇒ false ]
288 | LDHX ⇒ match op2 with [ LDHX ⇒ true | _ ⇒ false ] | LDX ⇒ match op2 with [ LDX ⇒ true | _ ⇒ false ]
289 | LSR ⇒ match op2 with [ LSR ⇒ true | _ ⇒ false ] | MOV ⇒ match op2 with [ MOV ⇒ true | _ ⇒ false ]
290 | MUL ⇒ match op2 with [ MUL ⇒ true | _ ⇒ false ] | NEG ⇒ match op2 with [ NEG ⇒ true | _ ⇒ false ]
291 | NOP ⇒ match op2 with [ NOP ⇒ true | _ ⇒ false ] | NSA ⇒ match op2 with [ NSA ⇒ true | _ ⇒ false ]
292 | ORA ⇒ match op2 with [ ORA ⇒ true | _ ⇒ false ] | PSHA ⇒ match op2 with [ PSHA ⇒ true | _ ⇒ false ]
293 | PSHH ⇒ match op2 with [ PSHH ⇒ true | _ ⇒ false ] | PSHX ⇒ match op2 with [ PSHX ⇒ true | _ ⇒ false ]
294 | PULA ⇒ match op2 with [ PULA ⇒ true | _ ⇒ false ] | PULH ⇒ match op2 with [ PULH ⇒ true | _ ⇒ false ]
295 | PULX ⇒ match op2 with [ PULX ⇒ true | _ ⇒ false ] | ROL ⇒ match op2 with [ ROL ⇒ true | _ ⇒ false ]
296 | ROR ⇒ match op2 with [ ROR ⇒ true | _ ⇒ false ] | RSP ⇒ match op2 with [ RSP ⇒ true | _ ⇒ false ]
297 | RTI ⇒ match op2 with [ RTI ⇒ true | _ ⇒ false ] | RTS ⇒ match op2 with [ RTS ⇒ true | _ ⇒ false ]
298 | SBC ⇒ match op2 with [ SBC ⇒ true | _ ⇒ false ] | SEC ⇒ match op2 with [ SEC ⇒ true | _ ⇒ false ]
299 | SEI ⇒ match op2 with [ SEI ⇒ true | _ ⇒ false ] | SHA ⇒ match op2 with [ SHA ⇒ true | _ ⇒ false ]
300 | SLA ⇒ match op2 with [ SLA ⇒ true | _ ⇒ false ] | STA ⇒ match op2 with [ STA ⇒ true | _ ⇒ false ]
301 | STHX ⇒ match op2 with [ STHX ⇒ true | _ ⇒ false ] | STOP ⇒ match op2 with [ STOP ⇒ true | _ ⇒ false ]
302 | STX ⇒ match op2 with [ STX ⇒ true | _ ⇒ false ] | SUB ⇒ match op2 with [ SUB ⇒ true | _ ⇒ false ]
303 | SWI ⇒ match op2 with [ SWI ⇒ true | _ ⇒ false ] | TAP ⇒ match op2 with [ TAP ⇒ true | _ ⇒ false ]
304 | TAX ⇒ match op2 with [ TAX ⇒ true | _ ⇒ false ] | TPA ⇒ match op2 with [ TPA ⇒ true | _ ⇒ false ]
305 | TST ⇒ match op2 with [ TST ⇒ true | _ ⇒ false ] | TSX ⇒ match op2 with [ TSX ⇒ true | _ ⇒ false ]
306 | TXA ⇒ match op2 with [ TXA ⇒ true | _ ⇒ false ] | TXS ⇒ match op2 with [ TXS ⇒ true | _ ⇒ false ]
307 | WAIT ⇒ match op2 with [ WAIT ⇒ true | _ ⇒ false ]
310 (* introduzione di un tipo opcode dipendente dall'mcu_type (phantom type) *)
311 ninductive any_opcode (m:mcu_type) : Type ≝
312 anyOP : opcode → any_opcode m.
314 ndefinition eq_anyop ≝
315 λm:mcu_type.λop1,op2:any_opcode m.
316 match op1 with [ anyOP op1' ⇒
317 match op2 with [ anyOP op2' ⇒
320 (* raggruppamento di byte e word in un tipo unico *)
321 ninductive byte8_or_word16 : Type ≝
322 Byte: byte8 → byte8_or_word16
323 | Word: word16 → byte8_or_word16.
325 ndefinition eq_b8w16 ≝
326 λbw1,bw2:byte8_or_word16.
328 [ Byte b1 ⇒ match bw2 with [ Byte b2 ⇒ eq_b8 b1 b2 | Word _ ⇒ false ]
329 | Word w1 ⇒ match bw2 with [ Byte _ ⇒ false | Word w2 ⇒ eq_w16 w1 w2 ]