1 (**************************************************************************)
4 (* ||A|| A project by Andrea Asperti *)
6 (* ||I|| Developers: *)
7 (* ||T|| The HELM team. *)
8 (* ||A|| http://helm.cs.unibo.it *)
10 (* \ / This file is distributed under the terms of the *)
11 (* v GNU General Public License Version 2 *)
13 (**************************************************************************)
15 (* ********************************************************************** *)
16 (* Progetto FreeScale *)
18 (* Sviluppato da: Ing. Cosimo Oliboni, oliboni@cs.unibo.it *)
19 (* Sviluppo: 2008-2010 *)
21 (* ********************************************************************** *)
23 include "num/word16.ma".
25 (* ********************************************** *)
26 (* MATTONI BASE PER DEFINIRE LE TABELLE DELLE MCU *)
27 (* ********************************************** *)
29 (* enumerazione delle modalita' di indirizzamento = caricamento degli operandi *)
30 ninductive HC08_instr_mode: Type ≝
31 (* INHERENT = nessun operando *)
32 MODE_INH : HC08_instr_mode
33 (* INHERENT = nessun operando (A implicito) *)
34 | MODE_INHA : HC08_instr_mode
35 (* INHERENT = nessun operando (X implicito) *)
36 | MODE_INHX : HC08_instr_mode
37 (* INHERENT = nessun operando (H implicito) *)
38 | MODE_INHH : HC08_instr_mode
40 (* INHERENT_ADDRESS = nessun operando (HX implicito) *)
41 | MODE_INHX0ADD : HC08_instr_mode
42 (* INHERENT_ADDRESS = nessun operando (HX implicito+0x00bb) *)
43 | MODE_INHX1ADD : HC08_instr_mode
44 (* INHERENT_ADDRESS = nessun operando (HX implicito+0xwwww) *)
45 | MODE_INHX2ADD : HC08_instr_mode
47 (* IMMEDIATE = operando valore immediato byte = 0xbb *)
48 | MODE_IMM1 : HC08_instr_mode
49 (* IMMEDIATE_EXT = operando valore immediato byte = 0xbb -> esteso a word *)
50 | MODE_IMM1EXT : HC08_instr_mode
51 (* IMMEDIATE = operando valore immediato word = 0xwwww *)
52 | MODE_IMM2 : HC08_instr_mode
53 (* DIRECT = operando offset byte = [0x00bb] *)
54 | MODE_DIR1 : HC08_instr_mode
55 (* DIRECT = operando offset word = [0xwwww] *)
56 | MODE_DIR2 : HC08_instr_mode
57 (* INDEXED = nessun operando (implicito [X] *)
58 | MODE_IX0 : HC08_instr_mode
59 (* INDEXED = operando offset relativo byte = [X+0x00bb] *)
60 | MODE_IX1 : HC08_instr_mode
61 (* INDEXED = operando offset relativo word = [X+0xwwww] *)
62 | MODE_IX2 : HC08_instr_mode
63 (* INDEXED = operando offset relativo byte = [SP+0x00bb] *)
64 | MODE_SP1 : HC08_instr_mode
65 (* INDEXED = operando offset relativo word = [SP+0xwwww] *)
66 | MODE_SP2 : HC08_instr_mode
68 (* DIRECT → DIRECT = carica da diretto/scrive su diretto *)
69 | MODE_DIR1_to_DIR1 : HC08_instr_mode
70 (* IMMEDIATE → DIRECT = carica da immediato/scrive su diretto *)
71 | MODE_IMM1_to_DIR1 : HC08_instr_mode
72 (* INDEXED++ → DIRECT = carica da [X]/scrive su diretto/H:X++ *)
73 | MODE_IX0p_to_DIR1 : HC08_instr_mode
74 (* DIRECT → INDEXED++ = carica da diretto/scrive su [X]/H:X++ *)
75 | MODE_DIR1_to_IX0p : HC08_instr_mode
77 (* INHERENT(A) + IMMEDIATE *)
78 | MODE_INHA_and_IMM1 : HC08_instr_mode
79 (* INHERENT(X) + IMMEDIATE *)
80 | MODE_INHX_and_IMM1 : HC08_instr_mode
81 (* IMMEDIATE + IMMEDIATE *)
82 | MODE_IMM1_and_IMM1 : HC08_instr_mode
83 (* DIRECT + IMMEDIATE *)
84 | MODE_DIR1_and_IMM1 : HC08_instr_mode
85 (* INDEXED + IMMEDIATE *)
86 | MODE_IX0_and_IMM1 : HC08_instr_mode
87 (* INDEXED++ + IMMEDIATE *)
88 | MODE_IX0p_and_IMM1 : HC08_instr_mode
89 (* INDEXED + IMMEDIATE *)
90 | MODE_IX1_and_IMM1 : HC08_instr_mode
91 (* INDEXED++ + IMMEDIATE *)
92 | MODE_IX1p_and_IMM1 : HC08_instr_mode
93 (* INDEXED + IMMEDIATE *)
94 | MODE_SP1_and_IMM1 : HC08_instr_mode
96 (* DIRECT(mTNY) = operando offset byte(maschera scrittura implicita 3 bit) *)
97 (* ex: DIR3 e' carica b, scrivi b con n-simo bit modificato *)
98 | MODE_DIRn : oct → HC08_instr_mode
99 (* DIRECT(mTNY) + IMMEDIATE = operando offset byte(maschera lettura implicita 3 bit) *)
100 (* + operando valore immediato byte *)
101 (* ex: DIR2_and_IMM1 e' carica b, carica imm, restituisci n-simo bit di b + imm *)
102 | MODE_DIRn_and_IMM1 : oct → HC08_instr_mode
105 ndefinition eq_HC08_im ≝
106 λi1,i2:HC08_instr_mode.
108 [ MODE_INH ⇒ match i2 with [ MODE_INH ⇒ true | _ ⇒ false ]
109 | MODE_INHA ⇒ match i2 with [ MODE_INHA ⇒ true | _ ⇒ false ]
110 | MODE_INHX ⇒ match i2 with [ MODE_INHX ⇒ true | _ ⇒ false ]
111 | MODE_INHH ⇒ match i2 with [ MODE_INHH ⇒ true | _ ⇒ false ]
112 | MODE_INHX0ADD ⇒ match i2 with [ MODE_INHX0ADD ⇒ true | _ ⇒ false ]
113 | MODE_INHX1ADD ⇒ match i2 with [ MODE_INHX1ADD ⇒ true | _ ⇒ false ]
114 | MODE_INHX2ADD ⇒ match i2 with [ MODE_INHX2ADD ⇒ true | _ ⇒ false ]
115 | MODE_IMM1 ⇒ match i2 with [ MODE_IMM1 ⇒ true | _ ⇒ false ]
116 | MODE_IMM1EXT ⇒ match i2 with [ MODE_IMM1EXT ⇒ true | _ ⇒ false ]
117 | MODE_IMM2 ⇒ match i2 with [ MODE_IMM2 ⇒ true | _ ⇒ false ]
118 | MODE_DIR1 ⇒ match i2 with [ MODE_DIR1 ⇒ true | _ ⇒ false ]
119 | MODE_DIR2 ⇒ match i2 with [ MODE_DIR2 ⇒ true | _ ⇒ false ]
120 | MODE_IX0 ⇒ match i2 with [ MODE_IX0 ⇒ true | _ ⇒ false ]
121 | MODE_IX1 ⇒ match i2 with [ MODE_IX1 ⇒ true | _ ⇒ false ]
122 | MODE_IX2 ⇒ match i2 with [ MODE_IX2 ⇒ true | _ ⇒ false ]
123 | MODE_SP1 ⇒ match i2 with [ MODE_SP1 ⇒ true | _ ⇒ false ]
124 | MODE_SP2 ⇒ match i2 with [ MODE_SP2 ⇒ true | _ ⇒ false ]
125 | MODE_DIR1_to_DIR1 ⇒ match i2 with [ MODE_DIR1_to_DIR1 ⇒ true | _ ⇒ false ]
126 | MODE_IMM1_to_DIR1 ⇒ match i2 with [ MODE_IMM1_to_DIR1 ⇒ true | _ ⇒ false ]
127 | MODE_IX0p_to_DIR1 ⇒ match i2 with [ MODE_IX0p_to_DIR1 ⇒ true | _ ⇒ false ]
128 | MODE_DIR1_to_IX0p ⇒ match i2 with [ MODE_DIR1_to_IX0p ⇒ true | _ ⇒ false ]
129 | MODE_INHA_and_IMM1 ⇒ match i2 with [ MODE_INHA_and_IMM1 ⇒ true | _ ⇒ false ]
130 | MODE_INHX_and_IMM1 ⇒ match i2 with [ MODE_INHX_and_IMM1 ⇒ true | _ ⇒ false ]
131 | MODE_IMM1_and_IMM1 ⇒ match i2 with [ MODE_IMM1_and_IMM1 ⇒ true | _ ⇒ false ]
132 | MODE_DIR1_and_IMM1 ⇒ match i2 with [ MODE_DIR1_and_IMM1 ⇒ true | _ ⇒ false ]
133 | MODE_IX0_and_IMM1 ⇒ match i2 with [ MODE_IX0_and_IMM1 ⇒ true | _ ⇒ false ]
134 | MODE_IX0p_and_IMM1 ⇒ match i2 with [ MODE_IX0p_and_IMM1 ⇒ true | _ ⇒ false ]
135 | MODE_IX1_and_IMM1 ⇒ match i2 with [ MODE_IX1_and_IMM1 ⇒ true | _ ⇒ false ]
136 | MODE_IX1p_and_IMM1 ⇒ match i2 with [ MODE_IX1p_and_IMM1 ⇒ true | _ ⇒ false ]
137 | MODE_SP1_and_IMM1 ⇒ match i2 with [ MODE_SP1_and_IMM1 ⇒ true | _ ⇒ false ]
138 | MODE_DIRn n1 ⇒ match i2 with [ MODE_DIRn n2 ⇒ eq_oct n1 n2 | _ ⇒ false ]
139 | MODE_DIRn_and_IMM1 n1 ⇒ match i2 with [ MODE_DIRn_and_IMM1 n2 ⇒ eq_oct n1 n2 | _ ⇒ false ]
142 (* iteratore sulle modalita' *)
143 ndefinition forall_HC08_im ≝ λP:HC08_instr_mode → bool.
161 ⊗ P MODE_DIR1_to_DIR1
162 ⊗ P MODE_IMM1_to_DIR1
163 ⊗ P MODE_IX0p_to_DIR1
164 ⊗ P MODE_DIR1_to_IX0p
165 ⊗ P MODE_INHA_and_IMM1
166 ⊗ P MODE_INHX_and_IMM1
167 ⊗ P MODE_IMM1_and_IMM1
168 ⊗ P MODE_DIR1_and_IMM1
169 ⊗ P MODE_IX0_and_IMM1
170 ⊗ P MODE_IX0p_and_IMM1
171 ⊗ P MODE_IX1_and_IMM1
172 ⊗ P MODE_IX1p_and_IMM1
173 ⊗ P MODE_SP1_and_IMM1
174 ⊗ forall_oct (λo. P (MODE_DIRn o))
175 ⊗ forall_oct (λo. P (MODE_DIRn_and_IMM1 o)).
177 (* enumerazione delle istruzioni *)
178 ninductive HC08_opcode: Type ≝
179 ADC : HC08_opcode (* add with carry *)
180 | ADD : HC08_opcode (* add *)
181 | AIS : HC08_opcode (* add immediate to SP *)
182 | AIX : HC08_opcode (* add immediate to X *)
183 | AND : HC08_opcode (* and *)
184 | ASL : HC08_opcode (* aritmetic shift left *)
185 | ASR : HC08_opcode (* aritmetic shift right *)
186 | BCC : HC08_opcode (* branch if C=0 *)
187 | BCLRn : HC08_opcode (* clear bit n *)
188 | BCS : HC08_opcode (* branch if C=1 *)
189 | BEQ : HC08_opcode (* branch if Z=1 *)
190 | BGE : HC08_opcode (* branch if N⊙V=0 (great or equal) *)
191 | BGT : HC08_opcode (* branch if Z|N⊙V=0 clear (great) *)
192 | BHCC : HC08_opcode (* branch if H=0 *)
193 | BHCS : HC08_opcode (* branch if H=1 *)
194 | BHI : HC08_opcode (* branch if C|Z=0, (higher) *)
195 | BIH : HC08_opcode (* branch if nIRQ=1 *)
196 | BIL : HC08_opcode (* branch if nIRQ=0 *)
197 | BIT : HC08_opcode (* flag = and (bit test) *)
198 | BLE : HC08_opcode (* branch if Z|N⊙V=1 (less or equal) *)
199 | BLS : HC08_opcode (* branch if C|Z=1 (lower or same) *)
200 | BLT : HC08_opcode (* branch if N⊙1=1 (less) *)
201 | BMC : HC08_opcode (* branch if I=0 (interrupt mask clear) *)
202 | BMI : HC08_opcode (* branch if N=1 (minus) *)
203 | BMS : HC08_opcode (* branch if I=1 (interrupt mask set) *)
204 | BNE : HC08_opcode (* branch if Z=0 *)
205 | BPL : HC08_opcode (* branch if N=0 (plus) *)
206 | BRA : HC08_opcode (* branch always *)
207 | BRCLRn : HC08_opcode (* branch if bit n clear *)
208 | BRN : HC08_opcode (* branch never (nop) *)
209 | BRSETn : HC08_opcode (* branch if bit n set *)
210 | BSETn : HC08_opcode (* set bit n *)
211 | BSR : HC08_opcode (* branch to subroutine *)
212 | CBEQA : HC08_opcode (* compare (A) and BEQ *)
213 | CBEQX : HC08_opcode (* compare (X) and BEQ *)
214 | CLC : HC08_opcode (* C=0 *)
215 | CLI : HC08_opcode (* I=0 *)
216 | CLR : HC08_opcode (* operand=0 *)
217 | CMP : HC08_opcode (* flag = sub (compare A) *)
218 | COM : HC08_opcode (* not (1 complement) *)
219 | CPHX : HC08_opcode (* flag = sub (compare H:X) *)
220 | CPX : HC08_opcode (* flag = sub (compare X) *)
221 | DAA : HC08_opcode (* decimal adjust A *)
222 | DBNZ : HC08_opcode (* dec and BNE *)
223 | DEC : HC08_opcode (* operand=operand-1 (decrement) *)
224 | DIV : HC08_opcode (* div *)
225 | EOR : HC08_opcode (* xor *)
226 | INC : HC08_opcode (* operand=operand+1 (increment) *)
227 | JMP : HC08_opcode (* jmp word [operand] *)
228 | JSR : HC08_opcode (* jmp to subroutine *)
229 | LDA : HC08_opcode (* load in A *)
230 | LDHX : HC08_opcode (* load in H:X *)
231 | LDX : HC08_opcode (* load in X *)
232 | LSR : HC08_opcode (* logical shift right *)
233 | MOV : HC08_opcode (* move *)
234 | MUL : HC08_opcode (* mul *)
235 | NEG : HC08_opcode (* neg (2 complement) *)
236 | NOP : HC08_opcode (* nop *)
237 | NSA : HC08_opcode (* nibble swap A (al:ah <- ah:al) *)
238 | ORA : HC08_opcode (* or *)
239 | PSHA : HC08_opcode (* push A *)
240 | PSHH : HC08_opcode (* push H *)
241 | PSHX : HC08_opcode (* push X *)
242 | PULA : HC08_opcode (* pop A *)
243 | PULH : HC08_opcode (* pop H *)
244 | PULX : HC08_opcode (* pop X *)
245 | ROL : HC08_opcode (* rotate left *)
246 | ROR : HC08_opcode (* rotate right *)
247 | RSP : HC08_opcode (* reset SP (0x00FF) *)
248 | RTI : HC08_opcode (* return from interrupt *)
249 | RTS : HC08_opcode (* return from subroutine *)
250 | SBC : HC08_opcode (* sub with carry*)
251 | SEC : HC08_opcode (* C=1 *)
252 | SEI : HC08_opcode (* I=1 *)
253 | STA : HC08_opcode (* store from A *)
254 | STHX : HC08_opcode (* store from H:X *)
255 | STOP : HC08_opcode (* !!stop mode!! *)
256 | STX : HC08_opcode (* store from X *)
257 | SUB : HC08_opcode (* sub *)
258 | SWI : HC08_opcode (* software interrupt *)
259 | TAP : HC08_opcode (* flag=A (transfer A to process status byte *)
260 | TAX : HC08_opcode (* X=A (transfer A to X) *)
261 | TPA : HC08_opcode (* A=flag (transfer process status byte to A) *)
262 | TST : HC08_opcode (* flag = sub (test) *)
263 | TSX : HC08_opcode (* X:H=SP (transfer SP to H:X) *)
264 | TXA : HC08_opcode (* A=X (transfer X to A) *)
265 | TXS : HC08_opcode (* SP=X:H (transfer H:X to SP) *)
266 | WAIT : HC08_opcode (* !!wait mode!! *)
269 ndefinition eq_HC08_op ≝
270 λop1,op2:HC08_opcode.
272 [ ADC ⇒ match op2 with [ ADC ⇒ true | _ ⇒ false ] | ADD ⇒ match op2 with [ ADD ⇒ true | _ ⇒ false ]
273 | AIS ⇒ match op2 with [ AIS ⇒ true | _ ⇒ false ] | AIX ⇒ match op2 with [ AIX ⇒ true | _ ⇒ false ]
274 | AND ⇒ match op2 with [ AND ⇒ true | _ ⇒ false ] | ASL ⇒ match op2 with [ ASL ⇒ true | _ ⇒ false ]
275 | ASR ⇒ match op2 with [ ASR ⇒ true | _ ⇒ false ] | BCC ⇒ match op2 with [ BCC ⇒ true | _ ⇒ false ]
276 | BCLRn ⇒ match op2 with [ BCLRn ⇒ true | _ ⇒ false ] | BCS ⇒ match op2 with [ BCS ⇒ true | _ ⇒ false ]
277 | BEQ ⇒ match op2 with [ BEQ ⇒ true | _ ⇒ false ] | BGE ⇒ match op2 with [ BGE ⇒ true | _ ⇒ false ]
278 | BGT ⇒ match op2 with [ BGT ⇒ true | _ ⇒ false ] | BHCC ⇒ match op2 with [ BHCC ⇒ true | _ ⇒ false ]
279 | BHCS ⇒ match op2 with [ BHCS ⇒ true | _ ⇒ false ] | BHI ⇒ match op2 with [ BHI ⇒ true | _ ⇒ false ]
280 | BIH ⇒ match op2 with [ BIH ⇒ true | _ ⇒ false ] | BIL ⇒ match op2 with [ BIL ⇒ true | _ ⇒ false ]
281 | BIT ⇒ match op2 with [ BIT ⇒ true | _ ⇒ false ] | BLE ⇒ match op2 with [ BLE ⇒ true | _ ⇒ false ]
282 | BLS ⇒ match op2 with [ BLS ⇒ true | _ ⇒ false ] | BLT ⇒ match op2 with [ BLT ⇒ true | _ ⇒ false ]
283 | BMC ⇒ match op2 with [ BMC ⇒ true | _ ⇒ false ] | BMI ⇒ match op2 with [ BMI ⇒ true | _ ⇒ false ]
284 | BMS ⇒ match op2 with [ BMS ⇒ true | _ ⇒ false ] | BNE ⇒ match op2 with [ BNE ⇒ true | _ ⇒ false ]
285 | BPL ⇒ match op2 with [ BPL ⇒ true | _ ⇒ false ] | BRA ⇒ match op2 with [ BRA ⇒ true | _ ⇒ false ]
286 | BRCLRn ⇒ match op2 with [ BRCLRn ⇒ true | _ ⇒ false ] | BRN ⇒ match op2 with [ BRN ⇒ true | _ ⇒ false ]
287 | BRSETn ⇒ match op2 with [ BRSETn ⇒ true | _ ⇒ false ] | BSETn ⇒ match op2 with [ BSETn ⇒ true | _ ⇒ false ]
288 | BSR ⇒ match op2 with [ BSR ⇒ true | _ ⇒ false ] | CBEQA ⇒ match op2 with [ CBEQA ⇒ true | _ ⇒ false ]
289 | CBEQX ⇒ match op2 with [ CBEQX ⇒ true | _ ⇒ false ] | CLC ⇒ match op2 with [ CLC ⇒ true | _ ⇒ false ]
290 | CLI ⇒ match op2 with [ CLI ⇒ true | _ ⇒ false ] | CLR ⇒ match op2 with [ CLR ⇒ true | _ ⇒ false ]
291 | CMP ⇒ match op2 with [ CMP ⇒ true | _ ⇒ false ] | COM ⇒ match op2 with [ COM ⇒ true | _ ⇒ false ]
292 | CPHX ⇒ match op2 with [ CPHX ⇒ true | _ ⇒ false ] | CPX ⇒ match op2 with [ CPX ⇒ true | _ ⇒ false ]
293 | DAA ⇒ match op2 with [ DAA ⇒ true | _ ⇒ false ] | DBNZ ⇒ match op2 with [ DBNZ ⇒ true | _ ⇒ false ]
294 | DEC ⇒ match op2 with [ DEC ⇒ true | _ ⇒ false ] | DIV ⇒ match op2 with [ DIV ⇒ true | _ ⇒ false ]
295 | EOR ⇒ match op2 with [ EOR ⇒ true | _ ⇒ false ] | INC ⇒ match op2 with [ INC ⇒ true | _ ⇒ false ]
296 | JMP ⇒ match op2 with [ JMP ⇒ true | _ ⇒ false ] | JSR ⇒ match op2 with [ JSR ⇒ true | _ ⇒ false ]
297 | LDA ⇒ match op2 with [ LDA ⇒ true | _ ⇒ false ] | LDHX ⇒ match op2 with [ LDHX ⇒ true | _ ⇒ false ]
298 | LDX ⇒ match op2 with [ LDX ⇒ true | _ ⇒ false ] | LSR ⇒ match op2 with [ LSR ⇒ true | _ ⇒ false ]
299 | MOV ⇒ match op2 with [ MOV ⇒ true | _ ⇒ false ] | MUL ⇒ match op2 with [ MUL ⇒ true | _ ⇒ false ]
300 | NEG ⇒ match op2 with [ NEG ⇒ true | _ ⇒ false ] | NOP ⇒ match op2 with [ NOP ⇒ true | _ ⇒ false ]
301 | NSA ⇒ match op2 with [ NSA ⇒ true | _ ⇒ false ] | ORA ⇒ match op2 with [ ORA ⇒ true | _ ⇒ false ]
302 | PSHA ⇒ match op2 with [ PSHA ⇒ true | _ ⇒ false ] | PSHH ⇒ match op2 with [ PSHH ⇒ true | _ ⇒ false ]
303 | PSHX ⇒ match op2 with [ PSHX ⇒ true | _ ⇒ false ] | PULA ⇒ match op2 with [ PULA ⇒ true | _ ⇒ false ]
304 | PULH ⇒ match op2 with [ PULH ⇒ true | _ ⇒ false ] | PULX ⇒ match op2 with [ PULX ⇒ true | _ ⇒ false ]
305 | ROL ⇒ match op2 with [ ROL ⇒ true | _ ⇒ false ] | ROR ⇒ match op2 with [ ROR ⇒ true | _ ⇒ false ]
306 | RSP ⇒ match op2 with [ RSP ⇒ true | _ ⇒ false ] | RTI ⇒ match op2 with [ RTI ⇒ true | _ ⇒ false ]
307 | RTS ⇒ match op2 with [ RTS ⇒ true | _ ⇒ false ] | SBC ⇒ match op2 with [ SBC ⇒ true | _ ⇒ false ]
308 | SEC ⇒ match op2 with [ SEC ⇒ true | _ ⇒ false ] | SEI ⇒ match op2 with [ SEI ⇒ true | _ ⇒ false ]
309 | STA ⇒ match op2 with [ STA ⇒ true | _ ⇒ false ] | STHX ⇒ match op2 with [ STHX ⇒ true | _ ⇒ false ]
310 | STOP ⇒ match op2 with [ STOP ⇒ true | _ ⇒ false ] | STX ⇒ match op2 with [ STX ⇒ true | _ ⇒ false ]
311 | SUB ⇒ match op2 with [ SUB ⇒ true | _ ⇒ false ] | SWI ⇒ match op2 with [ SWI ⇒ true | _ ⇒ false ]
312 | TAP ⇒ match op2 with [ TAP ⇒ true | _ ⇒ false ] | TAX ⇒ match op2 with [ TAX ⇒ true | _ ⇒ false ]
313 | TPA ⇒ match op2 with [ TPA ⇒ true | _ ⇒ false ] | TST ⇒ match op2 with [ TST ⇒ true | _ ⇒ false ]
314 | TSX ⇒ match op2 with [ TSX ⇒ true | _ ⇒ false ] | TXA ⇒ match op2 with [ TXA ⇒ true | _ ⇒ false ]
315 | TXS ⇒ match op2 with [ TXS ⇒ true | _ ⇒ false ] | WAIT ⇒ match op2 with [ WAIT ⇒ true | _ ⇒ false ]
318 (* iteratore sugli opcode *)
319 ndefinition forall_HC08_op ≝ λP:HC08_opcode → bool.
320 P ADC ⊗ P ADD ⊗ P AIS ⊗ P AIX ⊗ P AND ⊗ P ASL ⊗ P ASR ⊗ P BCC ⊗
321 P BCLRn ⊗ P BCS ⊗ P BEQ ⊗ P BGE ⊗ P BGT ⊗ P BHCC ⊗ P BHCS ⊗ P BHI ⊗
322 P BIH ⊗ P BIL ⊗ P BIT ⊗ P BLE ⊗ P BLS ⊗ P BLT ⊗ P BMC ⊗ P BMI ⊗
323 P BMS ⊗ P BNE ⊗ P BPL ⊗ P BRA ⊗ P BRCLRn ⊗ P BRN ⊗ P BRSETn ⊗ P BSETn ⊗
324 P BSR ⊗ P CBEQA ⊗ P CBEQX ⊗ P CLC ⊗ P CLI ⊗ P CLR ⊗ P CMP ⊗ P COM ⊗
325 P CPHX ⊗ P CPX ⊗ P DAA ⊗ P DBNZ ⊗ P DEC ⊗ P DIV ⊗ P EOR ⊗ P INC ⊗
326 P JMP ⊗ P JSR ⊗ P LDA ⊗ P LDHX ⊗ P LDX ⊗ P LSR ⊗ P MOV ⊗ P MUL ⊗
327 P NEG ⊗ P NOP ⊗ P NSA ⊗ P ORA ⊗ P PSHA ⊗ P PSHH ⊗ P PSHX ⊗ P PULA ⊗
328 P PULH ⊗ P PULX ⊗ P ROL ⊗ P ROR ⊗ P RSP ⊗ P RTI ⊗ P RTS ⊗ P SBC ⊗
329 P SEC ⊗ P SEI ⊗ P STA ⊗ P STHX ⊗ P STOP ⊗ P STX ⊗ P SUB ⊗ P SWI ⊗
330 P TAP ⊗ P TAX ⊗ P TPA ⊗ P TST ⊗ P TSX ⊗ P TXA ⊗ P TXS ⊗ P WAIT.